Searched Projects

Tags: Guia5

project.name
0 Stars     54 Views
User:

Ejercicio 8

Ejercicio 8

Implementar la función F(A,B,C,D)=m(1,3,5,7,9,11,13,15) mediante un decodificador (utilizar las compuertas adicionales que sean necesarias).


project.name
0 Stars     31 Views
User:

Ejercicio 9

Ejercicio 9

Implementar un full adder utilizando un decodificador de 3 a 8 (utilizar las compuertas adicionales que sean necesarias).


project.name
0 Stars     23 Views
User:

Ejercicio 13

Ejercicio 13

Dibujar el esquema de un multiplexor de 4 a 1 (2 entradas de selección) con compuertas AND, OR y NOT. Dibujar un diagrama de tiempos donde se observe claramente su funcionamiento.


project.name
0 Stars     23 Views
User:

Ejercicio 14

Ejercicio 14

4. Implementar un circuito multiplexor de 8 a 1.


project.name
0 Stars     20 Views
User:

Ejercicio16

Ejercicio16

Implementar la función F(A,B,C)=Sumatoria m(1,3,6,7) con un multiplexor de 2 entradas de control.


project.name
0 Stars     15 Views
User:

Ejercicio18

Ejercicio18

Implementar la función F(A,B,C,D) = m(1,3,4,5,7,9,11,12,13) con un multiplexor de 3 entradas de control. Indicar cuántas compuertas NAND se necesitan con lógica de dos niveles (utilizar mapas de Karnaugh para la resolución)


project.name
0 Stars     10 Views
User:

Ejercicio19a

Ejercicio19a

Implementar las funciones representadas por los siguientes mapas de Karnaugh utilizando multiplexores de dos líneas de selección.


project.name
0 Stars     17 Views
User:

Ejercicio20

Ejercicio20

Implementar un full adder de 1 bit con un multiplexor de dos líneas de selección. Verificar mediante simulación.


project.name
0 Stars     34 Views
User:

Ejercicio21

Ejercicio21

Implementar una ALU que sea capaz de realizar las operaciones lógicas AND, OR y NOT, y la suma de dos operandos (con Cin y Cout). Ayuda: los operandos son de 1 bit y la selección de la operación se puede realizar por medio de un decodificador 2 a 4