Dibujar el esquema de un multiplexor de 4 a 1 (2 entradas de selección) con compuertas AND,
OR y NOT. Dibujar un diagrama de tiempos donde se observe claramente su funcionamiento.
Implementar la función F(A,B,C,D) = m(1,3,4,5,7,9,11,12,13) con un multiplexor de 3 entradas
de control. Indicar cuántas compuertas NAND se necesitan con lógica de dos niveles (utilizar
mapas de Karnaugh para la resolución)
Implementar una ALU que sea capaz de realizar las operaciones lógicas AND, OR y NOT, y la
suma de dos operandos (con Cin y Cout).
Ayuda: los operandos son de 1 bit y la selección de la operación se puede realizar por medio de
un decodificador 2 a 4